LMK04228中文资料具有双环 PLL 的超低噪声时钟抖动消除器数据手册TI规格书
LMK04228规格书详情
描述 Description
LMK04228 器件是支持 JEDEC JESD204B 且在业界具有高性能的时钟调节器。
PLL2 可以配置 14 个时钟输出以驱动 7 个 JESD204B 转换器或其他逻辑器件(使用器件和 SYSREF 时钟)。SYSREF 可以通过直流和交流耦合提供。不只是 JESD204B 应用,14 个输出中的每一个输出都可以单独配置为用于传统时钟系统的高性能输出。
LMK04228 既具有出色的性能, 又具有 多种特性,如功率和性能均衡调节、双 VCO、保持模式和可根据输出调节的模拟和数字延迟,是提供灵活的高性能时钟树的理想器件。
特性 Features
• JEDEC JESD204B 支持
• 156fs RMS 抖动(12kHz 至 20MHz)
• 245.76MHz 时具有 –162.5dBc/Hz 本底噪声
• PLL2 提供多达 14 个差动器件时钟
• 最高时钟输出频率:1.25GHz
• PLL1 提供缓冲的 VCXO 或晶体输出
• 双环路 PLLatinum™锁相环 (PLL) 架构
• 多达 3 个冗余输入时钟
• 无中断切换和 LOS
• 集成低噪声晶体振荡器电路
• PLL2
• 相位检测器频率高达 155MHz
• 两个集成低噪声 VCO
• 50% 占空比输出分配,1 至 32(偶数和奇数)
• 25ps 步长模拟延迟
• 工业温度范围:–40°C 至 85°C
• 封装:64 引脚 WQFN (9.0 × 9.0 × 0.8mm)
技术参数
- 制造商编号
:LMK04228
- 生产厂家
:TI
- Number of outputs
:15
- RMS jitter (fs)
:156
- Output frequency (Min) (MHz)
:0.315
- Output frequency (Max) (MHz)
:1250
- Input type
:LVCMOS
- Output type
:LVCMOS
- Supply voltage (Min) (V)
:3.15
- Supply voltage (Max) (V)
:3.45
- Features
:JESD204B
- Operating temperature range (C)
:-40 to 85
供应商 | 型号 | 品牌 | 批号 | 封装 | 库存 | 备注 | 价格 |
---|---|---|---|---|---|---|---|
TI/德州仪器 |
24+ |
WQFN-64 |
250 |
只供应原装正品 欢迎询价 |
询价 | ||
TI(德州仪器) |
24+ |
NA/ |
8735 |
原厂直销,现货供应,账期支持! |
询价 | ||
TI原装 |
24+ |
WQFN64 |
5000 |
全新原装正品,现货销售 |
询价 | ||
TI |
1727+ |
WQFN-64 |
190 |
一级代理,专注军工、汽车、医疗、工业、新能源、电力 |
询价 | ||
22+ |
5000 |
询价 | |||||
TI(德州仪器) |
2024+ |
QFN-64-EP(9x9) |
500000 |
诚信服务,绝对原装原盘 |
询价 | ||
TI |
三年内 |
1983 |
只做原装正品 |
询价 | |||
TI |
24+ |
WQFN|64 |
8230 |
免费送样原盒原包现货一手渠道联系 |
询价 | ||
TI/德州仪器 |
25+ |
QFN |
880000 |
明嘉莱只做原装正品现货 |
询价 | ||
TI |
23+ |
WQFN-64 |
5000 |
全新原装,支持实单,非诚勿扰 |
询价 |