ADSP-21060LCW-160

2022-11-25 9:16:00
  • ADSP-21060LCW-160 QFP-240 数字信号处理器和控制器 DSP, DSC

ADSP-21060LCW-160 QFP-240 数字信号处理器和控制器 DSP, DSC

封装 / 箱体: QFP-240

核心: SHARC

内核数量: 1 Core

最大时钟频率: 40 MHz

L1缓存指令存储器: -

L1缓存数据存储器: -

程序存储器大小: 512 kB

数据 RAM 大小: -

工作电源电压: 3.3 V

最小工作温度: - 40 C

最大工作温度: + 100 C

封装: Tray

商标: Analog Devices

数据总线宽度: 32 bit

高度: 3.22 mm

说明书类型: Floating Point

接口类型: Serial

长度: 32 mm

MFLOPS: 120 MFLOPS

计时器/计数器数量: 1 Timer

处理器系列: SHARC

产品类型: DSP - Digital Signal Processors & Controllers

工厂包装数量: 10

子类别: Embedded Processors & Controllers

电源电压-最大: 3.45 V

电源电压-最小: 3.15 V

宽度: 32 mm

单位重量: 7.350 g

ADSP-21060LCW-160 SHARC(超级哈佛架构计算机)是一款 32 位信号处理微型计算机,可提供高水平的 DSP 性能。 ADSP-2106x 建立在

ADSP-21000 DSP内核构成完整的片上系统,添加双端口片上 SRAM 和由专用 I/O 总线支持的集成 I/O 外设。

采用高速、低功耗 CMOS 工艺制造,

ADSP-21060LCW-160 具有 25 ns 的指令周期时间,并在40 MIPS。凭借其片上指令缓存,处理器可以在一个周期内执行每条指令。表 2 显示了 ADSP-21060LCW-160 的性能基准。

ADSP-2106x SHARC 代表了信号计算机集成的新标准,结合了高性能具有集成片上系统功能的浮点 DSP 内核,包括高达 4M 位 SRAM 存储器(见表 1)、主机处理器接口、DMA 控制器、串行端口和链路用于无缝 DSP 的端口和并行总线连接多处理。

ADSP-21060LCW-160 延续了 SHARC 业界领先的 DSP 集成标准,结合了高性能具有集成片上系统功能的 32 位 DSP 内核。第 1 页的框图说明了以下架构特性:

• 计算单元(ALU、乘法器和移位器)具有共享数据寄存器文件

• 数据地址生成器(DAG1、DAG2)

• 带有指令缓存的程序定序器

• 能够支持四个 32 位数据的 PM 和 DM 总线在每个核心处理器周期在内存和核心之间传输

• 间隔计时器

• 片上SRAM

• 用于连接片外存储器的外部端口和外围设备

• 主机端口和多处理器接口

• DMA 控制器

SAF-XC2268M-72F66LAA

STM32F407VET6

STM32F407ZGT6

STM32F103C8T6

STM8S003F3P6TR

STM32G030C8T6

STM32F407VGT6

STM32F103RCT6

STM32F407ZET6

LM34919CQSD

LM2902KAVQDRQ1

L9369-TR

IRS2453DSPBF

AD783JRZ-RL

AD80305BBCZ

R5F2136ACNFP#30

STPS20170CT

UB933TRTVRQ1

NCV890104MWR2G

AD5641AKSZ-500RL7

DSPIC33FJ16GS504T-E/PT

BUK768R1-40E,118

STR712FR2T6

NCV7321D12R2G

联系方式