AD9543 是一款四路输入和十路时钟输出数字锁相环 (PLL),可降低外部基准相关的定时抖动。即使所有基准输入都失效,数字控制环路和保持电路也能持续产生低抖动输出信号。该器件的双路数字锁相环同步 2 kHz 至 750 MHz 物理层时钟,提供具有噪声基准抖动清除的频率转换。AD9543 采用 48 引脚 LFCSP (7 mm × 7 mm) 封装,在 -40 °C 至 +85 °C 温度范围内工作。该器件符合 ITU-T G.8262 和 Telcordia GR-253,并支持 Telcordia GR-1244、ITU-T G.812、G.813、G.823、G.824、G.825 和 G.8273.2。
AD9543特性
输入:差分或单端
输出:CML、HCSL、LVDS 或单端
频率:2.4 GHz
电源电压:1.71 V 至 3.465 V
工作温度范围:-40°C 至 +85°C
封装/外壳:48-LQFP (7 mm x 7 mm)
应用
运营商以太网
PTP (IEEE 1588) 和 SyncE 抖动净化和同步
光传输网络 (OTN)
基站时钟
基带和无线电
Stratum 2、Stratum 3e 和 Stratum 3 保持
JESD204B 支持
电缆基础设施 非常适合用于基站和运营商以太网。