DS92LV16TVHG概述该DS92LV16串行器/解串器( SERDES )对反parently转换的16位并行总线到一个串行BLVDS流具有嵌入式时钟信息。这种单一的串行流简化传送一个16位或更少的总线上的PCB迹线和电缆通过消除之间的时滞的问题并行数据和时钟路径。它通过叙事节省了系统成本赛艇数据路径,这反过来减少PCB层数,电缆宽度,并且连接器的尺寸和引脚。这SERDES对包括内置的系统和设备测试能力。该线路环回和近端环回功能提供以下功能:本地环回恩禁止进入用户从检查收发器的完整性本地并行总线侧和系统可以检查该数据传输线路的通过使线路完整性环回。该DS92LV16采用BLVDS的高信号高速I / O 。 BLVDS提供了低功耗和低噪音环境进行可靠的数据传输,通过串行传输任务路径。通过相等,方向相反的电流差分数据通道控制电磁干扰耦合由此而来边缘领域的合作
特点n25-80 MHz的16 : 1/1 : 16串行器/解串器( 2.56Gbps全双工吞吐量)n独立的发射器和接收器的操作与独立的时钟,能,掉电引脚n热插拔保护(功率可达高阻抗)和同步(接收器锁随机数据)n宽+/- 5 %的参考时钟频率公差使用本地产生的时钟简化系统设计n行和本地环回模式n整个背板强大的BLVDS串行传输电缆和低EMIn无需外部编码要求n内部PLL ,无需外部PLL元件n+ 3.3V单电源供电n低功耗: 104毫安(典型值)发射器, 119毫安(典型值)接收器在80MHzn±100mV的接收器输入阈值n锁定检测和报告引脚损失n工业-40 〜+ 85℃温度范围内n& GT ;2.5kV的HBM ESDn结构紧凑,标准的80引脚PQFP封装