下面的列表提供了设备功能集的概述:•基于Power Architecture®技术的高性能32位内核。- 32 KB的L1指令缓存和奇偶校验保护32 KB的L1数据缓存。缓存可以是锁定的完全或在每行的基础上,具有用于指令和数据的独立的锁定。
信号处理引擎(SPE)的APU (辅助处理单元) 。提供了一个广泛的指令对矢量( 64位)整数和小数运算设定。这些指令同时使用64位的GPR的上部和下部的话,因为它们是由在SPE APU的定义。
双精度浮点APU 。提供指令,用于双精度(64位)中设置浮点使用64位的GPR的指令。
36位寻址实- 嵌入式矢量和标量单精度浮点的APU 。提供的指令集对于单精度( 32位)浮点指令。
内存管理单元( MMU ) 。专门设计用于嵌入式应用。支持4K字节到4 GB的页面大小