首页 >74HCT112>规格书列表

型号下载 订购功能描述制造商 上传企业LOGO

74HCT112PW

Dual JK flip-flop with set and reset; negative-edge trigger

The 74HC112; 74HCT112 is a dual negative-edge triggered JK flip-flop. It features individual J and K inputs, clock (nCP) set (nSD) and reset (nRD) inputs. It also has complementary nQ and nQ outputs. The set and reset are asynchronous active LOW inputs and operate independently of the clock input. T • Input levels:• For 74HC112: CMOS level\n• For 74HCT112: TTL level\n\n• Asynchronous set and reset\n• Specified in compliance with JEDEC standard no. 7A\n• ESD protection:• HBM JESD22-A114F exceeds 2000 V\n• MM JESD22-A115-A exceeds 200 V\n\n• Multiple package options\n• Specified from -40 °C to +8;

Nexperia

安世

74HCT112D,653

Package:16-SOIC(0.154",3.90mm 宽);包装:卷带(TR) 功能:设置(预设)和复位 类别:集成电路(IC) 触发器 描述:IC FF JK TYPE DUAL 1BIT 16SO

NEXPERIANexperia B.V. All rights reserved

安世安世半导体(中国)有限公司

74HCT112DB,112

Package:16-SSOP(0.209",5.30mm 宽);包装:管件 功能:设置(预设)和复位 类别:集成电路(IC) 触发器 描述:IC FF JK TYPE DUAL 1BIT 16SSOP

NEXPERIANexperia B.V. All rights reserved

安世安世半导体(中国)有限公司

74HCT112DB,118

Package:16-SSOP(0.209",5.30mm 宽);包装:管件 功能:设置(预设)和复位 类别:集成电路(IC) 触发器 描述:IC FF JK TYPE DUAL 1BIT 16SSOP

NEXPERIANexperia B.V. All rights reserved

安世安世半导体(中国)有限公司

技术参数

  • VCC (V):

    4.5 - 5.5

  • Logic switching levels:

    TTL

  • Output drive capability (mA):

    ± 4

  • tpd (ns):

    19

  • fmax (MHz):

    70

  • Power dissipation considerations:

    low

  • Tamb (°C):

    -40~125

  • Rth(j-a) (K/W):

    75

  • Ψth(j-top) (K/W):

    1.7

  • Rth(j-c) (K/W):

    33

  • Package name:

    SO16

供应商型号品牌批号封装库存备注价格
24+
5000
公司存货
询价
HARRIS
23+
DP16
3000
原装正品假一罚百!可开增票!
询价
PHI
23+
50000
全新原装正品现货,支持订货
询价
HAR
25+
SOP
3200
全新原装、诚信经营、公司现货销售
询价
HARRIS/哈里斯
22+
SOP16
14008
原装正品
询价
HAR
23+
NA
20000
全新原装假一赔十
询价
PHI
24+
NA/
4313
原装现货,当天可交货,原型号开票
询价
PHI
05+
原厂原装
5001
只做全新原装真实现货供应
询价
PHIL
24+/25+
25
原装正品现货库存价优
询价
ph
24+
N/A
6980
原装现货,可开13%税票
询价
更多74HCT112供应商 更新时间2025-10-9 10:21:00