JESD204B 接口
JESD204B Interface
其他资源:
JESD204B Survival Guide JESD204B
JESD204B Serial Interface from Altera 来自阿尔特拉的 JESD204B 串行接口
JEDEC 委员会创立 JESD204B 数据转换器串行接口标准,以标准化并减少高速数据转换器和其他设备,如 FPGA(现场可编程栅极阵列)等之间数据输入/输出的数量。更少的连接可简化布局,实现更小物理尺寸,同时不影响系统整体性能。这些属性可以解决一系列高速 ADC 应用在系统尺寸和成本方面的限制。这些应用包括无线基础设施(GSM、EDGE、W-CDMA、LTE、CDMA2000、WiMAX、TD-SCDMA)收发器架构、软件定义无线电、便携式仪表、医疗超声波设备、军事/航空应用(如雷达、安全通信)。
快速原型制作
AD9250 的快速系统原型建立
亚德诺半导体的 AD-FMCJESDADC1-EBZ 是易于使用的、基于 FMC 的快速开发板,它提供四个 14 位、250MSPS 模数转换通道,并带有 JESD204B 高速串行输出接口。该评估板集成两个 AD9250 双通道 ADC IC,具有板载时钟源和电源,便于无缝连接 Xilinx ML605、KC705 或 VC707 开发平台。
AD9250 IC 关键性能特性
中频采样频率高达 400 MHz
信噪比(SNR):70.6dBFS(185MHz输入,250MSPS)
无杂散动态范围(SFDR):88dBc(185MHz输入,250MSPS)
总功耗:711mW(250MSPS)
越来越多的亚德诺半导体数据转换器产品具有完整的高速数据采集 FPGA 参考设计平台解决方案,用于快速系统原型建立。访问 AD-FMCJESDADC1-EBZ 页面。
ADI AD-FMCADC2-EBZ Rapid System Prototyping Board
Buy Button 查看产品细节
了解 AD96252.0 及 AD96252.5 的更多信息
AD-FMCADC2-EBZ 快速系统原型板
亚德诺半导体 AD-FMCADC2-EBZ 是一款数据采集和信号处理平台,集成完整的信号链,可数字化分析各种高性能应用的宽带 RF 信号。AD-FMCADC2-EBZ 操作软件和驱动程序可在 Xilinx FPGA 开发平台生态系统中实现无缝连接。该板由 AD9625.2.5 12位、2.5 GSPS JESD204B 模数转换器、输入巴伦、时钟振荡器和关键电源管理元器件组成。
平台规格与特点
包括原理图、布局、BOM、HDL、Linux 驱动程序和应用软件
尺寸兼容 FMC
通过单 FMC 连接器供电
AD9625 ADC 规格与特点
JESD204B(子类 1)6 或 8 通道编码串行数字输出
无杂散动态范围(SFDR):76dBc(1.8 GHz 输入,2.5 GSPS)
ENOBs = 9.2 位(1.8 GHz Ain,2.5 GSPS)
2 GHz 可用模拟输入全功率带宽
两个集成式 DDC
应用
国防电子
无线通信基础设施
射频测试仪器
宽带数据采集和信号处理