74LVC125APW逻辑集成电路

2019-11-18 11:42:00
  • 缓冲器和线路驱动器 QUAD BUFF/DRVR 3ST 3.3V

74LVC125APW

逻辑集成电路

制造商: Nexperia

产品种类: 缓冲器和线路驱动器

RoHS: 详细信息

输入线路数量: 8 Input

输出线路数量: 4 Output

极性: Non-Inverting

高电平输出电流: - 24 mA

低电平输出电流: 24 mA

静态电流: 100 nA

电源电压-最大: 3.6 V

电源电压-最小: 1.2 V

最小工作温度: - 40 C

最大工作温度: + 125 C

安装风格: SMD/SMT

封装 / 箱体: TSSOP-14

功能: Buffer/Line Driver

高度: 0.95 mm (Max)

长度: 5.1 mm (Max)

输出类型: 3-State

技术: CMOS

宽度: 4.5 mm (Max)

商标: Nexperia

逻辑系列: LVC

逻辑类型: CMOS

通道数量: 4

输入信号类型: Single-Ended

工作电源电压: 1.2 V to 3.6 V

Pd-功率耗散: 500 mW (1/2 W)

产品类型: Buffers & Line Drivers

传播延迟时间: 2.4 ns

工厂包装数量: 96

子类别: Logic ICs

零件号别名: 74LVC125APW,112

单位重量: 214 mg

74LVC125 低压四路非反相缓冲器,三态

数据: 74LVC125datasheet.pdf

产品信息

74LVC125A是一款高性能,非反相四通道缓冲器,采用1.2至3.6 V电源供电。高阻抗TTL兼容输入可显着降低输入驱动器的电流负载,而TTL兼容输出可提供更高的开关噪声性能。 5.5 V的VI规格允许从5.0 V器件安全驱动74LVC125A输入。 74LVC125A适用于存储器地址驱动和所有面向TTL电平总线的收发器应用。

输出端的电流驱动能力为24 mA。输出使能(OEnbar)输入,当为高电平时,通过将输出置于高阻态来禁用输出。 设计用于1.2至3.6 VV 操作 5.0 V容差 - 具有5.0 V TTL逻辑的接口功能 支持实时插入和拔出 I 规范保证VCC = 0 V时的高阻抗 24 mA输出接收器和电源能力 所有三种逻辑状态(10μA)的近零静态电源电流大幅降低系统电源要求 闩锁性能超过250 mA < / li> ESD性能:人体模型> 2000 V;机器型号> 200 V 这些器件无铅,无卤素/ BFR,符合RoHS标准

联系方式