IS43LD16640C / 32320C是1个千兆CMOS LPDDR2 DRAM的。设备被组织成8个库的16位或32位4兆个字8个梅格字。这些产品采用双数据速率架构实现高速运行。双数据速率的体系结构本质上是一个4N具有设计成在I / O引脚传送每个时钟周期两个数据字的接口预取架构。他们提供了参考时钟的上升沿和下降沿完全同步操作。所述数据路径在内部流水线和4N位预取,以实现非常高的带宽。
特征如下:
低电压内核和I / O电源
V DD2 = 1.14 V至1.30V下
V DDCA / V DDQ = 1.14 V至1.30V下
V DD1 = 1.70 V至1.95V的
高速无端接逻辑(HSUL_12)I / O接口
时钟频率范围:
10MHz到533 MHz的(数据速率范围:每个I / O 20 Mbps到1066 Mbps)的
4位预取DDR架构
复用,双数据速率,命令/地址输入
为并行运行四个或八个内部银行
选项
x16
x32
时钟频率
533兆赫
400兆赫
333兆赫
温度等级
商用(0℃至85℃)
工业(-40℃至85℃)
每个数据的字节(DQS / DQS#)双向/差分数据选通信号
可编程读/写延迟(RL / WL)和脉冲串长度(4,8,或16)
每行刷新并发操作
ZQ校准
片上温度传感器,以控制自刷新速率
部分 - 阵列自刷新(PASR)
银行和部分屏蔽
深度掉电模式(DPD)
长期支持
密度
8千兆
4GB
2千兆
1千兆
512 MB
256 MB
包
134球
168球BGA的PoP