CY2305SXI-1HT
特点
■
功能说明
该CY2309是设计成一种低成本的3.3 -V的零延迟缓冲器
分配高速时钟,并采用16引脚SOIC或
TSSOP封装。该CY2305是的8引脚版本
CY2309 。它接受一个参考输入,并可提供五种低
歪斜的时钟。每个器件的-1H版本高达操作
100- / 133 MHz的频率,并具有传动比更高-1
设备。所有部件具有片上PLL的哪个锁定到输入时钟
REF引脚。 PLL反馈是在芯片上,并获得
从CLKOUT垫。
该CY2309具有两个银行的每个四个输出,它可以是
通过选择输入来控制,如图中
“选择输入
解码为CY2309 “
第4页。如果所有的输出时钟都没有
需要, BankB可三态的。选择输入还
允许的输入时钟被直接施加到芯片的输出
和系统测试目的。
该CY2305和CY2309的PLL进入掉电模式时,
还有在REF输入没有上升沿。在这种状态下,
输出三态并且PLL被关断,从而导致
小于25.0μA电流消耗这些零件。该CY2309 PLL在一个另外的情况下关闭,如图中“选择输入解码为CY2309 “第4页。多CY2305和CY2309设备可以接受相同的输入时钟和分发。在这种情况下,输出之间的偏斜的两个设备被保证是小于700 ps的。该CY2305 / CY2309有两个或三个不同的构,如图“订购信息CY2305 ”
第13页上的CY2305-1 / CY2309-1是基础部分。该CY2305-1H / CY2309-1H是-1的高驱动版本,它的上升和下降时间比-1快得多。不建议用于新设计。该CY2305C和CY2309C的外形,装配,功能与兼容设备改进规范。10 MHz至100/133 MHz的工作范围内,与CPU的兼容和PCI总线频率零输入输出传输延迟60 ps的典型周期到周期抖动(高驱动器)多个低输出偏斜
❐85 ps的典型输出至输出扭曲
❐一个输入驱动五个输出( CY2305 )
❐一个输入驱动器9输出,归纳为4 + 4 + 1 ( CY2309 )兼容奔腾的系统测试模式旁路锁相环( PLL ) ( CY2309 )包:
❐8针, 150密耳SOIC封装( CY2305 )
❐16引脚150密耳SOIC或4.4毫米TSSOP ( CY2309 )3.3 V操作商用和工业温度范围