M12L64164A-7TG
特点
JEDEC标准的3.3V电源
LVTTL与复用地址兼容四家银行的操作MRS周期与解决关键程序
- CAS延迟( 2 & 3 )
- 突发长度(1, 2,4, 8 &全页)
- 突发类型(顺序&交错)
所有的输入进行采样的正边沿系统时钟DQM用于屏蔽自动&自我刷新15.6μs刷新间隔
概述
该M12L64164A为67,108,864比特同步高数据速率动态随机存储器组织成4× 1,048,576字经
16位。同步设计允许精确的周期控制与利用系统时钟的I / O事务是可能的
每个时钟周期。工作频率范围,可编程突发长度和可编程延迟允许相同
装置可用于各种高带宽,高性能存储系统的应用是有用的。