XC4VFX20-11FFG672I
概述
在Virtex - 4 ™产品系列是赛灵思的新一代FPGA 。创新的高级硅片组合模块或
ASMBL ™列式架构在可编程逻辑行业中独树一帜。的Virtex -4 FPGA中包含三个家庭
(平台) : LX , FX和SX 。选择和特征组合提供了所有复杂的应用程序。一系列广泛的
硬IP核模块完成系统的解决方案。这些内核包括PowerPC™处理器(用新APU
接口) ,三模式以太网MAC , 622 Mb / s到11.1 Gb / s的串行收发器,电压/温度系统监控模块,
专用DSP切片,高速时钟管理电路和源同步接口模块。基本的Virtex-4
积木是那些在流行的Virtex-基础的产品系列中的增强:的Virtex ,的Virtex -E的Virtex -II ,
的Virtex -II Pro和的Virtex - II Pro X中,可以让现有设计的向上兼容性。 Virtex-4器件产生一个
先进设备,最先进的90纳米铜工艺,用30毫米( 12英寸)晶圆技术。结合各种各样的灵活
功能外, Virtex-4系列增强了可编程逻辑设计能力,是一种强大的替代ASIC
技术。
的Virtex-4的特点总结
三个家庭LX / SX / FX
的Virtex - 4 LX :高性能逻辑应用解决方案
的Virtex - 4 FX :高性能,全功能的解决方案
嵌入式平台的应用
的Virtex - 4 SX :用于数字信号的高性能解决方案
处理(DSP)应用
数字时钟管理器( DCM)模块
额外的相位匹配时钟分频器(PMCD )
差分全局时钟
18×18 , 2的补码,签署乘数
可选流水线级数
内置蓄电池( 48位) &加法/减法器
分布式RAM
双端口18 - Kbit的RAM块
可选流水线级数
可选可编程FIFO逻辑 - 自动
重新映射RAM信号作为FIFO信号
高速存储接口支持: DDR和DDR- 2
SDRAM , QDR -II , RLDRAM - II ,和FCRAM -II
SelectIO技术
1.5〜 3.3 V的I / O操作
内置的ChipSync ™源同步技术
数控阻抗( DCI )主动终止
细粒度的I / O银行(配置在一家银行)
Xesium ™时钟技术
的XtremeDSP ™切片
智能RAM存储器层次结构
灵活的逻辑资源
内置的系统监视器(电压/温度测量)
10位, 200ksps的A / D转换器( ADC )
安全芯片AES码流加密
90纳米铜CMOS工艺
1.2V核心电压
倒装芯片封装
的RocketIO ™ 622 Mb / s到11.1 Gb / s的千兆位级
收发器( MGT ) ( FX只)
IBM的PowerPC RISC处理器内核( FX只)
的PowerPC 405 ( PPC405 )核心
辅助处理器单元接口(用户协处理器)
多三模式以太网MAC ( FX只)
500 MHz的时钟Xesium技术
截至20数字时钟管理器( DCM )模块
- 精密时钟去歪斜和相移
- 灵活的频率综合
- 双操作模式,以缓解业绩
权衡决策
- 改进的最大输入/输出频率
- 改进的相移分辨率
- 减少输出抖动
- 低功耗运行
- 增强的相位检测器
- 宽移相范围
同伴相位匹配时钟分频器( PMCD )
块
差分时钟结构优化的低抖动
时钟和精确的占空比
32个全局时钟网络
区域I / O和本地时钟
灵活的逻辑资源
高达40 %的速度提升较前
发电设备
高达20万个逻辑单元,包括:
- 高达178176内部寄存器的时钟使能
(XC4VLX200)
- 高达178176的查找表( LUT)的
- 逻辑扩展多路复用器和I / O寄存器
可级联的可变移位寄存器或分布式
记忆能力
500 MHz的XtremeDSP逻辑片
专用的18位x 18位乘法器,
乘 - 累加器,或乘加法器块
可选流水线级数为增强性能
可选48位累加器的乘法累加
( MACC )操作
集成加法器,用于复乘或乘加
手术
可级联乘法或MACC
高达100 %的速度提升较前
发电设备。
高达集成块10Mb的内存
可选流水线级数更高的性能
多速率FIFO支持逻辑
- 满和空标志支持
- 完全可编程的自动对焦和自动曝光标志
- 同步/异步操作
双端口架构
独立的读写端口宽度选择( RAM
只)
18 Kb模块(内存奇偶校验/边带记忆
支持)
配置从16K x 1到512× 36
( 4K ×4 512 ×36的FIFO操作)
字节写入功能(连接PPC405等)
专业的层级路由,形成32K ×1内存
不使用FPGA布线
高达100 %的速度提升较前
发电设备。
500 MHz的集成块存储器