基于555集成芯片构成可控硅控制的触发器电路

2013-10-29 16:02:00
  •   如图所示,555和r1、rp1、c2等组成触发延时电路。平时,由于r1接vdd,使555处于复位状态,即3脚呈低电平;当触发信号到来时,scr导通,2脚有一低电平信号,使555翻转置位,输出高电平,暂稳宽度为τ=1.1rp1c2。触发后,scr关断。这种电路可降低对

如图所示,555和r1、rp1、c2等组成触发延时电路。平时,由于r1接vdd,使555处于复位状态,即3脚呈低电平;当触发信号到来时,scr导通,2脚有一低电平信号,使555翻转置位,输出高电平,暂稳宽度为τ=1.1rp1c2。触发后,scr关断。这种电路可降低对触发脉冲的要求。若用cmos型555(或556),还可减小触发电流。

来源:qick