两路输出负向定时脉冲电路原理图

2013-10-29 15:45:00
  •   如图所示,该电路的输入脉冲为正触发信号,输出两路为负定时脉冲。当触发脉冲来时,555复位,输出低电平,c1通过r2灌入集成块内放电,r2c1的放电时间决定了输出负向脉冲宽度。当c1上电压放至低于1/3vdd触发电平(2脚)时,555置位,3脚呈高电平,vtl饱和导

如图所示,该电路的输入脉冲为正触发信号,输出两路为负定时脉冲。当触发脉冲来时,555复位,输出低电平,c1通过r2灌入集成块内放电,r2c1的放电时间决定了输出负向脉冲宽度。当c1上电压放至低于1/3vdd触发电平(2脚)时,555置位,3脚呈高电平,vtl饱和导通,电源对c1充电,因而该电路定时精度高,占空比可达99%,且波形好。 来源:阴雨