典型的抗干扰定时器电路图

2013-10-29 14:35:00
  • 典型的抗干扰定时器电路   如图为典型的抗干扰定时器电路图。该电路的原理:在sb断开时,555的4脚通过电阻器r6与地相连,555电路被强制复位。此时,无论2脚受到多大的干扰,555电路都不工作。当按下按钮b后,电源通过二极管vd1加到4脚一个高电平,时基电路的强制复

典型的抗干扰定时器电路

如图为典型的抗干扰定时器电路图。该电路的原理:在sb断开时,555的4脚通过电阻器r6与地相连,555电路被强制复位。此时,无论2脚受到多大的干扰,555电路都不工作。当按下按钮b后,电源通过二极管vd1加到4脚一个高电平,时基电路的强制复位功能解除,同时电源通过电阻器r1加到三极管vt1的基极上,使得vt1导通,电容器c2通过与vt1集电极相连后向ic电路的2脚输出一个低电平,ic翻转置位,3脚输出高电平,发光二极管点亮、继电器k得电,触点k-1闭合,插座对外供电,同时3脚的高电平通过vd2向4脚输出一个高电平使得电路自锁。当暂态结束后,电路翻回稳态,3脚输出低电平,继电器k失电,触头k-1断开,电路恢复到初始状态。 来源:zhengliping