该电路由两只cx35d组成,主要技术指标是:带宽10~20mhz;奂载电阻为500ω时,电压增益au不小于80;不失真输出电压不小于500mv;折合到输入端短路噪声小于40μv。调整接于5、9、10脚的电容,带宽可达300mhz;每级要屏蔽;晶体管的特征频率要大于1000mhz。
来源:xinxin
该电路由两只cx35d组成,主要技术指标是:带宽10~20mhz;奂载电阻为500ω时,电压增益au不小于80;不失真输出电压不小于500mv;折合到输入端短路噪声小于40μv。调整接于5、9、10脚的电容,带宽可达300mhz;每级要屏蔽;晶体管的特征频率要大于1
该电路由两只cx35d组成,主要技术指标是:带宽10~20mhz;奂载电阻为500ω时,电压增益au不小于80;不失真输出电压不小于500mv;折合到输入端短路噪声小于40μv。调整接于5、9、10脚的电容,带宽可达300mhz;每级要屏蔽;晶体管的特征频率要大于1000mhz。
来源:xinxin