93722中文资料瑞萨数据手册PDF规格书
93722规格书详情
描述 Description
Output Features
DDR Zero Delay Clock Buffer
• Low skew, low jitter PLL clock driver
• I2C for functional and output control
• Feedback pins for input to output synchronization
• Spread Spectrum tolerant inputs
• 3.3V tolerant CLK_INT input
Key Specifications
• PEAK - PEAK jitter (66MHz): <120ps
• PEAK - PEAK jitter (>100MHz): <75ps
• CYCLE - CYCLE jitter (66MHz):<110ps
• CYCLE - CYCLE jitter (>100MHz):<65ps
• OUTPUT - OUTPUT skew: <100ps
• Output Rise and Fall Time: 650ps - 950ps
• DUTY CYCLE: 49.5 - 50.5
供应商 | 型号 | 品牌 | 批号 | 封装 | 库存 | 备注 | 价格 |
---|---|---|---|---|---|---|---|
IICS |
24+ |
SSOP-28P |
5702 |
询价 | |||
TE/泰科 |
2508+ |
/ |
209858 |
一级代理,原装现货 |
询价 | ||
ICS |
SOP |
850 |
正品原装--自家现货-实单可谈 |
询价 | |||
ICS |
2403+ |
SSOP |
11809 |
原装现货!欢迎随时咨询! |
询价 | ||
FCI-BERG |
新 |
70416 |
全新原装 货期两周 |
询价 | |||
TE/泰科 |
23+ |
NA/原装 |
82985 |
代理-优势-原装-正品-现货*期货 |
询价 | ||
ICS |
2023+ |
SSOP |
50000 |
原装现货 |
询价 | ||
IDT |
23+ |
SSOP-28 |
3000 |
一级代理原厂VIP渠道,专注军工、汽车、医疗、工业、 |
询价 | ||
Libelium Comunicaciones Distri |
2022+ |
原厂原包装 |
8600 |
全新原装 支持表配单 中国著名电子元器件独立分销 |
询价 | ||
2022 |
QFN |
2600 |
原装现货,诚信经营! |
询价 |